Project Details
Projekt Print View

Strukturnahe Modellierung von Nanoscale Multiple-Gate FETs zur Schaltungssimulation

Subject Area Electronic Semiconductors, Components and Circuits, Integrated Systems, Sensor Technology, Theoretical Electrical Engineering
Term from 2010 to 2013
Project identifier Deutsche Forschungsgemeinschaft (DFG) - Project number 182932826
 
Final Report Year 2014

Final Report Abstract

Zusammenfassend lässt sich feststellen, dass ein umfassendes Strukturmodell für die Elektrostatik in dotierten junction-based und junctionless DG-MOSFETs entwickelt wurde, welches die Formulierung analytisch geschlossener Gleichungen zur Implementierung in Schaltungssimulatoren möglich machte. Das Modell erfordert eine minimale Anzahl von Parametern, welche alle einen hohen Bezug zur Bauelementstruktur aufweisen. Zweidimensionale Effekte wurden konsequent berücksichtigt. Teilweise erfolgte bereits eine Erweiterung auf Triple-Gate-Strukturen durch Berücksichtigung dreidimensionaler Effekte. Die abgeleiteten Stromgleichungen für die betrachteten Bauelemente verwenden eine einheitliche Beschreibung der beweglichen Ladung für alle Betriebszustände. Quantisierungseffekte und der Effekt der Volumeninversion wurden berücksichtigt. Mit diesen Resultaten konnten die wesentlichen Ziele des Projekts erreicht werden, sogar mit der notwendig gewordenen Ergänzung für dotierte junction-based und junctionless Transistorstrukturen.

Publications

  • “MOS³: A New Physics-Based Explicit Compact Model for Lightly Doped Short-Channel Triple-Gate SOI MOSFETs,” IEEE Trans. Electron Devices, Vol. 59, No. 2, pp. 349-358, Feb. 2012
    A. Kloes, M. Schwarz, T. Holtij
    (See online at https://doi.org/10.1109/TED.2011.2176945)
  • „Analytical compact modeling framework for the 2D electrostatics in lightly doped double-gate MOSFETs,” Solid-State Electronics, Vol. 69, pp. 72-84, March 2012
    M. Schwarz, T. Holtij, A. Kloes, B. Iñíguez
    (See online at https://doi.org/10.1016/j.sse.2011.11.023)
  • Compact Model for Short-Channel Junctionless Accumulation Mode (JAM) Double Gate MOSFETs, Special Issue of IEEE Trans. Electron Devices on: “Compact Modeling of Emerging Devices”
    T. Holtij, M. Graef, F. Hain, A. Kloes, B. Iñiguez
    (See online at https://doi.org/10.1109/TED.2013.2281615)
  • Performance Study of a Schottky Barrier Double-Gate MOSFET Using a 2D Analytical Model, IEEE Trans. Electron Devices, Vol. 60, No. 2, pp. 884-886, February 2013
    M. Schwarz, T. Holtij, A. Kloes, B. Iniguez
    (See online at https://doi.org/10.1109/TED.2012.2235146)
  • Quantum Confinement and Volume Inversion in MOS³ Model for Short-Channel Tri-Gate MOSFETs, IEEE Trans. Electron Devices, Vol. 60, No. 8, August 2013
    A. Kloes, M. Schwarz, T. Holtij, A. Navas
    (See online at https://doi.org/10.1109/TED.2013.2271093)
  • Threshold Voltage, and 2D Potential Modeling Within Short-Channel Junctionless DG MOSFETs in Subthreshold Region, Solid State Electron, Vol. 90, pp. 107-115, December 2013
    T. Holtij, M. Schwarz, A. Kloes, B. Iniguez
    (See online at https://doi.org/10.1016/j.sse.2013.02.044)
 
 

Additional Information

Textvergrößerung und Kontrastanpassung