Detailseite
SFB 358: Automatisierter Systementwurf - Synthese - Test - Verifikation - dedizierte Anwendungen
Fachliche Zuordnung
Informatik, System- und Elektrotechnik
Förderung
Förderung von 1992 bis 2004
Projektkennung
Deutsche Forschungsgemeinschaft (DFG) - Projektnummer 5478635
Keine Zusammenfassung vorhanden
DFG-Verfahren
Sonderforschungsbereiche
Abgeschlossene Projekte
- A1 - Algorithmus-Architektur-Codesign für massiv parallele Zielarchitekturen (Teilprojektleiterinnen / Teilprojektleiter Merker, Renate Ruth ; Schreiber, Helmut )
- A2 - Automatisierte Synthese fuer parallele Rechnerstrukturen (Teilprojektleiter Rosenstiel, Wolfgang )
- A5 - Entwurf dynamischer verteilter Ablaufsysteme für neue Rechnernetztechnologien (Teilprojektleiter Schill, Alexander )
- A6 - Rechnergestützter Entwurf von Signalprozessoren für Kommunikations-Terminals (Teilprojektleiter Fettweis, Gerhard P. )
- A7 - Systematischer Entwurf von hochparallelen Mixed-Signal-Systemen (Teilprojektleiter Schüffny, Rene )
- B1 - Entwurfsverbesserung beim Schaltungs- und Systementwurf (Teilprojektleiter Elst, Günther ; Franke, Günter )
- B2 - Transformationale Entwurfsveraenderung und Multikriterien-Partitionierung und deren Anwendung auf Hardware/Software Partitionierung (Teilprojektleiter Camposano, Raul )
- B3 - Hardware/Software Partitionierung und Entwurfs-Transformationen (Teilprojektleiter Rosenstiel, Wolfgang )
- C1 - Verifikation und Testgenerierung für Mixed-Signal-Schaltungen (Teilprojektleiter Straube, Bernd )
- C2 - Formale Entwurfs- und Verifikationsverfahren (Teilprojektleiter Schmid, Detlef )
- D2 - Modellierung und Entwurf von integrierten Sensor-/ Aktorsystemen in der Mikro- und Feinwerktechnik (Teilprojektleiter Gerlach, Gerald )
- D4 - Modellierung und Simulation heterogener und vernetzter Systeme (Teilprojektleiter Schwarz, Peter )
- D5 - Automatisierte Modellvalidierung und Reglerentwurf für Sensor-Aktor-Systeme (Teilprojektleiter Reinschke, Kurt )
- E1 - Entwurf nichtlinearer Systeme und Schaltungen (Teilprojektleiter Schwarz, Wolfgang )
- F1 - Automatisierter Entwurf analoger und kombiniert analog-digitaler Baugruppen (Teilprojektleiter Scarbata, Gerd )
- F2 - Prädiktive Modellierung von hochfrequenten Halbleiterbauelementen und integrierten Grundschaltungsblöcken (Teilprojektleiter Schröter, Michael )
- G1 - Prinzipien des Entwurfs flexibler Kommunikationsplattformen für neue Rechnernetztechnologien (Teilprojektleiter Schill, Alexander )
- G2 - Entwurf verteilter Echtzeitsysteme (Teilprojektleiter Härtig, Hermann )
- G3 - Entwurf von echtzeitfähigen Medienobjekt-Speicherungssystemen (Teilprojektleiter Meyer-Wegener, Klaus )
- G4 - Modellierung und Analyse von Multimediasystemen (Teilprojektleiter Buchholz, Peter )
- Z1 - Zentrale Aufgaben, Koordination, Verwaltung (Teilprojektleiter Fettweis, Gerhard P. )
Beteiligte Institution
Fraunhofer-Institut für Integrierte Schaltungen (IIS)
Institutsteil Entwicklung Adaptiver Systeme (EAS); Technische Universität Ilmenau
Institutsteil Entwicklung Adaptiver Systeme (EAS); Technische Universität Ilmenau
Antragstellende Institution
Technische Universität Dresden
Beteiligte Hochschule
Hochschule für Technik und Wirtschaft Dresden; Technische Universität Ilmenau