Project Details
Projekt Print View

Standardarchitekturen für verläßliche eingebettete Realzeitsysteme

Subject Area Computer Architecture, Embedded and Massively Parallel Systems
Term from 1997 to 2004
Project identifier Deutsche Forschungsgemeinschaft (DFG) - Project number 5373156
 
Im zweiten Förderungsabschnitt werden die Arbeiten zur Peripherieebene fortgesetzt, zusätzlich wird die ADES-Systemarchitektur vervollständigt. Durch die Entwicklung eines kostengünstigen und fehlersicheren Feldbusteilnehmers wird ein flexibles Abschaltkonzept ermöglicht. Darüber hinaus wird das Architekturkonzept des Systems um den verläßlichen Rechnerkern und das Konfigurationsmanagement erweitert. Die Ziele des Erstantrages wurden um die Aspekte 'globale Systemzeit' und 'Applikationsmodell' erweitert. Das spezifizierte Systemmodell und die realisierte Prototypplattform werden abschließend durch Applikationsbeispiele validiert.
DFG Programme Priority Programmes
 
 

Additional Information

Textvergrößerung und Kontrastanpassung